
地平线【地瓜机器人】 SOC芯片架构工程师-CPU方向
社招全职5年以上芯片序列地点:北京 | 西安状态:招聘
任职要求
任职要求: 1. 计算机、微电子、电子工程等相关专业硕士及以上学历,具备5年以上芯片设计经验。 2. 熟悉ARM/RISC-V体系架构,掌握CPU Cache一致性设计。 3. 具有ARM Cortex-A/R系列CPU或CPU Cluster的实际设…
登录查看完整任职要求
微信扫码,1秒登录
工作职责
岗位职责: 1. 跟踪与分析业界CPU技术演进趋势,开展技术规划与前瞻研究。 2. 依据产品需求,制定CPU子系统设计需求与架构方案。 3. 负责CPU IP的评估、选型与交付质量管控。 4. 参与设计、验证及实现环节的技术评审,协助解决研发过程中的关键技术问题。 5. 支持软件调试与芯片回片测试,保障芯片顺利落地。
包括英文材料
学历+
RISC-V+
[英文] Learn RISC-V
https://github.com/riscv/learn
A community-driven compilation of RISC-V resources and learning material.
https://riscv-programming.org/
This website contains a set of resources to support learning/teaching assembly programming using the RISC-V ISA.
https://www.youtube.com/watch?v=bEUMLh2lasE
This is the first in a series of tutorials which will teach you how to get started with RiscV (Risc 5) programming
[英文] 📺You Can Learn RISC-V Assembly in 10 Minutes | Getting Started RISC-V Assembly on Linux Tutorial
https://www.youtube.com/watch?v=GWiAQs4-UQ0
In this video, we talk about the RISC-V processor architecture.
还有更多 •••
相关职位

社招3年以上芯片序列
1. 协同SOC芯片设计,完成特定子系统相关的性能需求调研和分析。 2. 负责调试linux相关的PANIC,RCU STALL等稳定性问题。 3. 负责分析linux相关的各种性能指标,包含调度延迟、调度抖动、中断延迟、任务切换延迟等的分析和优化工作。
更新于 2025-10-09北京

社招5年以上芯片序列
岗位职责: 1. 承担系统/子系统/复杂模块的验证交付工作,搭建CT/BT环境。对现有系统验证方案进行综合评估,提出改进和优化; 2. 针对模块各种复杂应用场景,开发和实现不同验证组件,帮助设计人员高效定位和解决问题; 3. 根据编译器内核指令开发随机约束验证环境,撰写功能覆盖率文件,测试各种极端指令场景; 4. 与架构工程师紧密配合,运用各种技术全面分析芯片功耗/性能数据,优化芯片PPA技术指标; 5. 开发针对车规芯片FuSa (Functional Safety)功能的验证环境,并使用Z01X工具进行功能验证; 6. 引入和使用系统建模/ 静态仿真/ 原型验证等多种手段,延长验证生命周期,提高验证可信度; 7. 进一步规范系统验证流程,明确验证交付标准,全面提升验证与前后端技术人员的交互效率;
更新于 2025-10-20北京

社招8年以上芯片序列
岗位职责: 1. 负责制定SOC整体时钟复位和功耗管理方案,并指导各个子系统完成时钟、复位和低功耗相关的具体实现 2. 负责PLL等关键IP的评估、选型和交付质量管控 3. 参与设计、验证及实现环节的技术评审,协助解决研发过程中的关键技术问题。 4. 支持软件调试与芯片回片测试,保障芯片顺利落地。
更新于 2025-10-09北京|西安