字节跳动芯片架构师(多媒体方向)-PICO
社招全职A241238地点:北京状态:招聘
任职要求
1、微电子,电气工程,计算机科学或同等领域硕士或以上学历; 2、有图像、显示或AI加速子系统(包括ISP、DPU、NPU及其微架构)经验; 3、熟悉显示,相机硬件接口以及相关协议; 4、了解SOC设计过程中性能、功耗和面积的权衡; 5、熟悉芯片接口、存储系统、网络、硬件/软件划分的经验和知识; 6、熟悉先进工艺制成、低功耗数字电路…
登录查看完整任职要求
微信扫码,1秒登录
工作职责
1、与跨职能团队合作,分析MR产品显示、相机、视频处理相关的SOC需求(包含接口、定制 IP、内存带宽,功率等相关要求); 2、根据MR产品系统功能以及使用场景,定义SOC内部显示、相机、视频数据通路、控制流程以及相关模式; 3、定义芯片内部多媒体相关软硬件划分,驱动高效的系统硬件/软件架构协同优化以满足产品需求; 4、功耗和性能分析,权衡 SOC 设计过程中的取舍,为实现产品要求探索创新且高效的多媒体架构方案; 5、推动芯片设计团队或者芯片设计供应商满足 SOC 要求。
包括英文材料
学历+
Image Signal Processor+
https://github.com/mikeroyal/ISP-Guide
Learn all about the process of converting an image/video into digital form by performing tasks like noise reduction, filtering, auto exposure, autofocus, HDR correction, and image sharpening with a Specialized type of media processor.
SOC+
https://www.arm.com/resources/education/books/modern-soc
The aim of this textbook is to expose aspiring and practising SoC designers to the fundamentals and latest developments in SoC design and technologies using examples of Arm Cortex-A technology and related IP blocks and interfaces.
https://www.arm.com/resources/education/education-kits/introduction-to-soc
To produce students with solid introductory knowledge on the basics of SoC design and key practical skills required to implement a simple SoC on an FPGA and write embedded programs targeted at the microprocessor to control the peripherals.
https://www.youtube.com/watch?v=dokgLSAhqHI
A key part of the digital innovation revolution has been the embrace of the SoC, or system-on-chip.
还有更多 •••
相关职位
社招A101401
1、与跨职能团队合作,分析MR产品显示、相机、视频处理相关的SOC需求(包含接口、定制 IP、内存带宽,功率等相关要求); 2、根据MR产品系统功能以及使用场景,定义SOC内部显示、相机、视频数据通路、控制流程以及相关模式; 3、定义芯片内部多媒体相关软硬件划分,驱动高效的系统硬件/软件架构协同优化以满足产品需求; 4、功耗和性能分析,权衡 SOC 设计过程中的取舍,为实现产品要求探索创新且高效的多媒体架构方案; 5、推动芯片设计团队或者芯片设计供应商满足 SOC 要求。
更新于 2024-05-07上海
社招A188827
1、设计并开发新一代AR/VR/MR设备的视频编解的算法; 2、根据产品需求,定义多媒体编解码相关的软硬件Pipeline架构以及各项指标; 3、根据系统对延时、带宽、功耗要求以及芯片硬件开销,结合整体多媒体管线,对算法进行优化并开发IP的算法原型; 4、配合FPGA团队进行Pipeline IP的原型验证,确定IP的性能指标以及参数范围; 5、与多职能团队或者IP供应商合作进行联合设计和开发。
更新于 2024-12-22上海
社招A50208
1、设计并开发新一代AR/VR/MR设备的视频编解的算法; 2、根据产品需求,定义多媒体编解码相关的软硬件Pipeline架构以及各项指标; 3、根据系统对延时、带宽、功耗要求以及芯片硬件开销,结合整体多媒体管线,对算法进行优化并开发IP的算法原型; 4、配合FPGA团队进行Pipeline IP的原型验证,确定IP的性能指标以及参数范围; 5、与多职能团队或者IP供应商合作进行联合设计和开发。
更新于 2024-12-22北京