长鑫存储系统信号电源完整性工程师 |System Signal Power Integrity Engineer(J16158)
任职要求
学历要求:硕士及以上 专业要求:电磁场与电磁波/微电子/电子工程/电子信息等集成电路相关专业 研究方向:信号/电源完整性/射频/滤波器/天线等。 其他要求: 1.通过CET6,有较强的英语读写能力 2.有使用Sigrity/HFSS/ADS/Hspice等仿真软件经验者优先 3.有使用Python等coding工具进行自动化,数据分析等经验者优先 4.较强的学习能力,沟通能力,吃苦耐劳精神和团队合作精神
工作职责
1. 负责X86/ARM平台的信号完整性/电源完整性设计,仿真,优化,验证, 2. 负责系统测试过程中SI/PI相关的问题分析和定位, 支持客户端出现的SI/PI问题和仿真工作 承担PMIC相关的能力评估和分析 5. 负责信号/电源完整性相关的测试和拟合。
我们正在寻找一名资深系统技术工程师,负责推动与客户的技术合作,主导平台验证(AVL),并确保我司内存产品在服务器及PC生态中的无缝集成。该职位需具备CPU/内存架构的深厚技术能力、跨部门协作领导力,以及与核心客户战略协同的能力,以交付尖端内存解决方案。 系统集成与故障排除 1. 作为与工程团队的主要技术对接人,解决平台验证(AVL)中的兼容性问题,包括信号完整性优化、时序调优及BIOS/固件适配。 2. 主导内存相关故障(如开机失败、训练错误)的根因分析,并提供可落地的解决方案。 客户协作与产品支持 1. 与全球OEM/ODM客户协作定义服务器/PC项目的内存需求,确保符合JEDEC标准及平台特定限制条件。 2. 将客户需求转化为技术规格(如散热设计、功耗预算),并指导内部研发团队实现。 技术领导与路线图对齐 1. 追踪客户技术路线图,预判产品集成挑战并推动前瞻性设计调整。 2. 推广新兴技术(如RDIMM、MRDIMM),确保产品开发与行业趋势同步。 3. 主导应用笔记(Application Note)编写,用于问题/勘误说明。 项目管理与质量保障 1.负责端到端产品认证周期管理,协同验证实验室与质量团队确保符合JEDEC-209标准。 2. 对可制造性设计(DFM)及成本性能权衡进行风险评估。
具体职责包括但不限于: 1、负责芯片级、封装级、系统级的信号/电源完整性、电磁兼容性能的分析、设计和验证工作; 2、解决芯片设计和应用中的信号传输、电源噪声、辐射等相关问题; 3、为芯片、封装、系统提供SI/PI/EMI电磁完整性解决方案。

1. 负责存储芯片及存储系统物理实现的芯片级及系统级SI/PI分析工作 2. 端到端实现DDRx,PCIe,SATA,MPHY等高速接口方案,保证芯片及系统高速性能,负责对高速接口进行仿真及测试分析 3. 端到端实现电源完整性分析,保证芯片及系统电源性能,负责电源完整性相关仿真与测试分析 4. 负责高频高速信号测试平台的搭建,负责相关测试夹具的设计及优化 5. 负责系统级SI/PI设计定义,负责设计阶段Pre-layout 和Post-layout分析,指导进行layout设计 6. 参与产品EMI测试, 分析与整改 1. Be responsible for chip level and system level SI/PI analysis in physical implementation of memory chips and storage systems, such as SSD, UFS, EMMC, NAND… 2. End-to-end implement high-speed interface scheme such as DDRx, PCIe, SATA, MPHY; guarantee high speed chip and system performance, be responsible for high speed interface analysis with simulation and testing methods 3. End-to-end implement power integrity analysis and guarantee PI performance, be responsible for chip level and system level power integrity simulation and testing 4. Be responsible for building high frequency/high-speed signal test platforms, responsible for the relevant test fixture design and optimization 5. Be responsible for system-level SI/PI specification definition; be responsible for pre-layout and post-layout analysis in design phase; guide layout design 6. Be responsible for EMI test, analysis and optimize