
智能互联达摩院-计算库性能优化-处理器基础库和领域计算库性能优化
任职要求
1、计算机、自动化和电子类相关专业,本科及以上学历; 2、具有良好的C/汇编编程经验及软硬件协同优化经验,熟练使用SIMD指令(如RVV、Neon、AVX等); 3、深入理解RISC-V、ARM、X86等处理器微架构原理,熟练掌握处理器性…
工作职责
1、基于RISC-V处理器,对基础数学库以及面向领域的计算库进行开发和性能优化,充分发挥硬件性能; 2、负责在FPGA原型验证平台和量产芯片上,进行性能分析、验证和调优,完成软硬件协同交付; 3、负责和开源社区进行协作,完成开源计算库的upstream工作;

1、基于RISC-V架构,对计算库和主流开源组件进行性能优化; 2、负责处理器性能benchmark的分析,为微架构演进提供依据; 3、负责高性能计算库的开发和性能优化,充分发挥硬件性能; 4、负责对面向领域的主流开源组件进行性能优化; 5、在FPGA原型验证平台和量产芯片上,进行性能分析、验证和调优,完成软硬件协同交付;

1. 负责数据中心典型应用(如Nginx、Redis、Spark/Flink、多媒体、大模型等)的性能分析与优化,结合公司CPU架构特点(如指令集、缓存、多核调度等),制定针对性的优化方案并落地实施,提升应用在公司CPU平台上的运行效率与稳定性 2. 参与行业解决方案的设计与构建,联动硬件团队、产品团队,将应用优化能力整合到解决方案中,支撑互联网、政企等关键行业客户的数字化转型需求 3. 跟踪行业前沿技术趋势(如新型应用框架、虚拟化/容器技术等),开展技术预研与验证,将先进优化方法与工具引入团队,提升团队整体技术能力 4. 撰写应用优化案例、技术白皮书、最佳实践指南等文档,配合市场与销售团队开展技术推广、客户赋能等工作

从事面向芯片的高性能 DSL 编译器研发工作,主要工作内容包括: 1. 基于领域专用语言,探索软硬件协同优化方案,充分挖掘硬件性能潜力。 2. 研发面向分布式场景的 DSL 语义表达,支持高效集合通信原语表达与优化。 3. 研发面向芯片的自动代码生成和优化技术,提升性能和硬件利用率。

1. 负责基础工艺IP(Foundation IP)设计与交付,包括Standard Cell、SRAM、IO及其他数模混合 IP(如CML、LDO、PVT Sensor等) 2. 深入理解并解读Foundry PDK、工艺规则与特性,与工艺厂保持紧密技术协作,分析并解决与工艺波动、可靠性(EM/IR-drop/Aging 等)相关的设计挑战 3. 针对产品目标与工艺特性进行定制化电路设计,优化 PPA(性能/功耗/面积)、工艺鲁棒性与可靠性指标,为高性能计算芯片提供定制化基础IP支撑 4. 负责IP工艺库开发与维护,包括 LIB、LEF、GDS、Verilog/Liberty 模型等,确保交付质量与一致性 5. 建立并执行严格的验证流程,包括SPICE仿真、DRC/LVS/ERC/PERC、跨PVT工艺角功能验证、可靠性验证,确保IP的功能正确性、时序完整性、物理可靠性与量产可行性 6. 输出完整的IP技术文档及使用指南,为SoC设计团队提供技术支持,保障IP的顺利集成