
长江存储先进封装设计与开发(上海)(J13951)
任职要求
硕士及以上学历
专业要求:电气、电子工程/机电一体化/自动化//材料工程/计算机工程等相关专业:
1. 对半导体先进封装种类和工艺制程有了解和知识储备;
2. 具备较好项目管理、组织协调能力;
3. 具备较好专利申请和撰写能力;
4. 较强的逻辑思维能力、学习能力、分析解决问题能力及抗压能力;
5. 掌握CAD和Solidworks等相关软件优先;
6. 良好的英语听说读写能力(CET4及以上),口语优秀加分。
工作职责
1. 根据内外客户的要求, 评估封装的可行性,为产品设计提供有竞争力的封装方案,从而确保质量和成本的平衡,以及供应链安全; 2. 从封装设计的角度,对于晶片电路引出口的设计和锡球布局的设计提出修改建议; 3. 完成芯片产品封装设计工作,主要包括打线图设计、基板设计; 4. 和封装厂以及基板厂审核设计方案;以及绘制/制作出正式的基板图/打线图/产品外观图等; 5. 从封装设计的角度,优化工艺流程,提升良率和可靠性,节约成本; 6. 执行先进封装平台、技术、设备等的选型、认证和导入, 确保研发项目满足MRD或领先于市场要求, 确保先进封装研发项目一把过,质量和成本达标; 7. 配合先进封装材料开发工程师,完成新型封装封装材料的选型、认证和导入; 8. 建立先进封装平台和技术路线图,并实施直至闭环。
1、为芯片产品开发定制具备行业竞争力的高质量封装解决方案 2、基于芯片应用场景,结合芯片封装方案,开展Floorplan, Bump Matrix, Pinmap,Interposer, Subtrate的评估以及设计工作 3、从设计、验证、NPI到量产,端到端评估封装方案设计与制程工艺的匹配度,保证芯片封装方案的量产可制造性; 4、与Foundry、OSAT、研究机构开展交流合作,保持封装技术能力同步 5、参与行业调研,参与先进封装技术的开发,为支撑芯片产品发展提供有竞争力的封装解决方案
•与设计团队及3D Fab合作,确定芯片3D物理架构及其技术落地方式,完成产品结构设计和工艺选择; •与3D Fab 合作,设计和优化 3D 芯片工艺集成流程,确保技术方案满足项目要求和技术规格 •负责3D芯片的Tape out;沟通,评估并协调满足3D Fab,2D Fab等各方的技术需求 •负责3D芯片的技术开发,工程验证和量产导入; •负责3D工艺技术问题的监控解决及3D良率提升,持续改进; •负责3D 芯片新的物理架构和技术实现方案的探索;
•与设计团队及3D Fab合作,确定芯片3D物理架构及其技术落地方式,完成产品结构设计和工艺选择; •与3D Fab 合作,设计和优化 3D 芯片工艺集成流程,确保技术方案满足项目要求和技术规格 •负责3D芯片的Tape out;沟通,评估并协调满足3D Fab,2D Fab等各方的技术需求 •负责3D芯片的技术开发,工程验证和量产导入; •负责3D工艺技术问题的监控解决及3D良率提升,持续改进;
芯片产业进入后摩尔时代,芯片封装解决方案面临诸多挑战。封装的尺寸、结构、散热、BOM材料、制造工艺,共同影响芯片的性能、成本、以及应用可靠性。作为封装工程师,你将致力于业界最高端芯片封装解决方案的设计、开发、制造、测试、验证,失效分析以及技术创新。在这里,你可以了解并获得最先进的芯片封装技术知识及能力,并和业界顶尖的工程师一起,共同开发最先进封装技术,并推动其持续发展。 As IC industry enters the more than Moore era, chip packaging solutions are facing many challenges. Package size, package structure, heat dissipation, BOM material, and manufacturing process all affect chip performance, cost, and application reliability. As a packaging engineer, you will be dedicated to the design, development, manufacture, testing, verification, failure analysis, and technological innovation of the industry's highest-end chip packaging solutions. Here, you can understand and acquire the relevant knowledge and skills of the most advanced chip packaging technology, and work with the industry's top engineers to jointly develop the most advanced packaging technology and promote its continuous development. 工作职责RESPONSIBILITIES: 作为可靠性测试验证工程师,负责IC可靠性测试方案的制定与设计,保证芯片可靠性测试验证的顺利开展以支撑芯片及产品的开发及量产应用 Work as a Reliability Test and Verification Engineer, define reliability solution and its corresponding hardware design, to ensure reliability test and verification tasks to support the development and mass production of chips and products. 负责芯片及产品相关的失效分析、可靠性寿命评估,并针对失效分析结果联合上下游团队提出适当的解决方案 Responsible for failure analysis and reliability life assessment to chips and products, and work with up/down-stream teams to propose appropriate solutions based on failure analysis results 构建并不断完善可靠性测试流程、系统,支撑公司产品交付 Build and continuously improve the reliability test process and system to support the company's product delivery 从效率、成本等角度对可靠性测试方法、方案开展持续改进及优化,保证产品测试质量的基础上,不断提升可靠性测试竞争力 Continuous improvement and optimization of reliability test methods and solutions from the perspectives of efficiency and cost, and continuously improve reliability test competitiveness on the basis of ensuring product test quality. 跟踪行业技术趋势,开展可靠性寿命评估模型及方法的研究,应对新工艺制程、新结构、新材料的挑战 Track on the industry trend, perform research on reliability life assessment models and methodology, to addressing challenge on new process, new structure and new material.